FESTO電磁閥JMFH-5-1/2-S 220V工作原理
經PCI-E通道由DMA直接傳輸給主處理器P2020,無需應用程序的控制與干涉,極大提升了運行效率與速度。
2.3 顯示通訊插件設計
顯示通訊插件主要完成人機界面、打印以及與站控層通訊等功能。內部的處理器MPC8321是一顆經濟高效的網絡通信處理器,包含一個e300c2內核,它包括一個16KB的L1指令、數(shù)據(jù)緩存和片上內存管理單元 (MMU)。增強的特性允許并行執(zhí)行更有效的操作,從而顯著提高了性能。
顯示通訊插件提供了按鍵與液晶的接口,同樣也有MLVDS總線接口從主CPU插件獲得數(shù)據(jù);對外提供了3路百兆以太網口用于和監(jiān)控后臺、保護工程師站通訊,一路RS484的校時口,一路RS232的打印口和一路RS232調試口。
2.4 智能插件設計
智能插件包括數(shù)字化的SV/GOOSE插件與傳統(tǒng)I/O、ADC插件,各種插件的軟硬件接口都保持統(tǒng)一,有的擴展性與適應性,而且支持帶電拔插,方便檢修工作的進行。數(shù)字化的SV/GOOSE插件使用FPGA作為主控芯片,對上與MLVDS總線連接,對下生成多個百兆以太網來驅動光口或者網口與外部通信。FPGA的同步處理能力可以保證所有報文都能立即被響應,配合IEEE1588打下時標完成精確記錄報文收發(fā)時刻,百兆以太網的數(shù)量也可以靈活配置,緩存根據(jù)需求變更大小。
智能ADC插件采用在電力行業(yè)成熟應用的16位采集芯片AD7606,所有通道都做到同步采樣,片內集成二階濾波器、采樣保持放大電路、輸入鉗位保護等功能。在FPGA的控制下,采樣速率可被設置為一個可變值,最高達到200Kbps的采樣率。
智能I/O插件可以采集DC220/DC110的開入量,完成信號出口和跳閘出口的功能。開入開出量保存在FPGA固定的數(shù)據(jù)區(qū)域內,其中開入量的每個變位都有精確到微妙的記錄,隨時可以上送到主控制器;開出量的數(shù)據(jù)報文需要經過奇偶校驗,在硬件上受到單獨的出口電源控制,雙重閉鎖保證了安全性。
電話
微信掃一掃